服务号

订阅号

稿件详情

当前位置:首页 >稿件详情

高频感应加热全数字锁相环的分析与FPGA实现

发布日期:2019-01-21  浏览次数:2199  下载次数:888   DOI字段:10.19457/j.1001-2095.dqcd18587

        摘要:全数字锁相环存在非线性部件,传递函数难以表达。通过Z域分析法选择合适的参数,分析了触发器型全数字锁相环的工作原理,得出Z域闭环传递函数,并以此研究了锁相环的全局稳定性和稳态误差,提出了各参数的约束条件。采用Xilinx ISim 仿真与FPGA逻辑器件验证相结合的方法实现了一种单相全数字锁相环,并给出实验结果。结果表明,该锁相环具有锁相范围宽、动态响应快和稳态误差小的特点,具有一定的应用价值。


        关键词:高频感应加热;全数字锁相环;现场可编程门列阵逻辑器件;Z 域分析


        中图分类号:TM46     文献标识码:A





返回顶部

天津电气科学研究院有限公司 版权所有 津ICP备07001287号 Powered by Handynasty

网上违法和不良信息举报电话(河东区):022-84376127 | 举报邮箱:wangzheng@tried.com.cn